Des produits

XA6SLX25-2CSG324Q(Vendu sur stock avec emballage d'origine)

Brève description:

Numéro de pièce : XA6SLX25-2CSG324Q-ND

fabricant:AMD Xilinx

Numéro du fabricant : XA6SLX25-2CSG324Q

décrire :IC FPGA 226 E/S 324CSBGA

développez sur: Automobile, AEC-Q100, Spartan®-6 LX XA Field Programmable Gate Array (FPGA) IC 226 958464 24051 324-LFBGA,CSPBGA

 


Détail du produit

Étiquettes de produit

propriétés du produit :

TAPER DÉCRIS
Catégorie Circuit intégré (CI)  Embarqué  FPGA (Field Programmable Gate Array)
fabricant AMD Xilinx
série Automobile, AEC-Q100, Spartan®-6 LX XA
forfait plateau
État du produit En soldes
Numéro LAB/NCLC 1879
Nombre d'éléments/cellules logiques 24051
Nombre total de bits de RAM 958464
Numéro d'E/S 226
Tension-alimentation 1.14V ~ 1.26V
Type d'installation Type de montage en surface
Température de fonctionnement -40°C ~ 125°C (TJ)
Forfait/logement 324-LFBGA,CSPBGA
Ensemble d'appareils du fournisseur 324-CSPBGA(15x15)
Numéro de produit de base XA6SLX25

Description générale:

La famille de FPGA Spartan®-6 de Xilinx Automotive (XA) offre des capacités d'intégration de systèmes de pointe avec le coût total le plus bas pour les applications automobiles à volume élevé.La famille de dix membres offre des densités étendues allant de 3 840 à 101 261 cellules logiques et une connectivité plus rapide et plus complète.Construite sur une technologie de processus cuivre basse consommation 45 nm mature qui offre un équilibre optimal entre coût, puissance et performances, la famille XA Spartan-6 offre une nouvelle table de consultation à 6 entrées à double registre plus efficace (LUT ) logique et une riche sélection de blocs intégrés au niveau du système.Ceux-ci incluent des blocs RAM de 18 Ko (2 x 9 Ko), des tranches DSP48A1 de deuxième génération, des contrôleurs de mémoire SDRAM, des blocs de gestion d'horloge en mode mixte améliorés, la technologie SelectIO™, des blocs d'émetteur-récepteur série haute vitesse à puissance optimisée, des blocs Endpoint compatibles PCI Express® , des modes avancés de gestion de l'alimentation au niveau du système, des options de configuration de détection automatique et une sécurité IP améliorée avec la protection AES et Device DNA.Ces fonctionnalités offrent une alternative programmable à faible coût aux produits ASIC personnalisés avec une facilité d'utilisation sans précédent.Les FPGA XA Spartan-6 offrent la meilleure solution pour les conceptions logiques flexibles et évolutives à haut volume, les conceptions de traitement DSP parallèle à large bande passante et les applications sensibles aux coûts où plusieurs normes d'interfaçage sont requises.Les FPGA XA Spartan-6 sont la base de silicium programmable pour les plates-formes de conception ciblées qui fournissent des composants logiciels et matériels intégrés qui permettent aux concepteurs de se concentrer sur l'innovation dès le début de leur cycle de développement.Résumé des fonctionnalités du FPGA XA Spartan-6 • Gamme XA Spartan-6 : • FPGA XA Spartan-6 LX : logique optimisée • FPGA XA Spartan-6 LXT : connectivité série haut débit • Températures automobiles : • Grade I : Tj = – 40°C à +100°C • Q-Grade : Tj = –40°C à +125°C • Normes automobiles : • Xilinx est conforme à la norme ISO-TS16949 • Qualification AEC-Q100 • Documentation du processus d'approbation des pièces de production (PPAP) • La qualification Beyond AEC-Q100 est disponible sur demande • Conçu pour un faible coût • Plusieurs blocs intégrés efficaces • Sélection optimisée des normes d'E/S • Pastilles décalées • Boîtiers câblés en plastique à grand volume • Faible puissance statique et dynamique • Processus 45 nm optimisé pour un coût et une faible consommation d'énergie • Mode veille prolongée pour une alimentation nulle • Le mode suspension maintient l'état et la configuration avec réveil multibroches, amélioration du contrôle • Tension de cœur haute performance de 1,2 V (FPGA LX et LXT, niveaux de vitesse -2 et -3) • Bancs d'interface SelectIO multi-tension et multi-standard • Taux de transfert de données jusqu'à 1 080 Mb/s parE/S différentielles • Commande de sortie sélectionnable, jusqu'à 24 mA par broche • Normes et protocoles de 3,3 V à 1,2 VI/O • Interfaces mémoire HSTL et SSTL à faible coût • Conformité au remplacement à chaud • Vitesses de balayage d'E/S réglables pour améliorer l'intégrité du signal • Émetteurs-récepteurs série GTP haut débit dans les FPGA LXT • Jusqu'à 3,2 Gb/s • Interfaces haut débit, notamment : Serial ATA et PCI Express • Tranches DSP48A1 efficaces • Traitement arithmétique et signal hautes performances • Multiplicateur 18 x 18 et 48 -bit accumulateur • Capacité de pipeline et de cascade • Pré-additionneur pour aider les applications de filtrage • Blocs de contrôleur de mémoire intégrés • Prise en charge DDR, DDR2, DDR3 et LPDDR • Débits de données jusqu'à 800 Mb/s • Structure de bus multiport avec FIFO indépendant pour réduire les problèmes de synchronisation de conception • Ressources logiques abondantes avec une capacité logique accrue • Registre à décalage en option ou prise en charge de la RAM distribuée • Des LUT à 6 entrées efficaces améliorent les performances et minimisent la puissance • LUT avec deux bascules pour les applications centrées sur le pipeline • Bloquer la RAM wavec une large plage de granularité • Bloc RAM rapide avec activation d'écriture d'octets • Blocs de 18 Ko pouvant être programmés en option comme deux blocs RAM de 9 Ko indépendants • Tuile de gestion d'horloge (CMT) pour des performances améliorées • Synchronisation à faible bruit et flexible • Gestionnaires d'horloge numérique (DCM) éliminent le décalage d'horloge et la distorsion du rapport cyclique • Boucles à verrouillage de phase (PLL) pour une horloge à faible gigue • Synthèse de fréquence avec multiplication, division et déphasage simultanés • Seize réseaux d'horloge mondiaux à faible décalage • Configuration simplifiée, prend en charge normes de coût • Configuration de détection automatique à 2 broches • Large prise en charge SPI tiers (jusqu'à x4) et flash NOR • Prise en charge de MultiBoot pour la mise à niveau à distance avec plusieurs flux binaires, à l'aide de la protection de chien de garde • Sécurité améliorée pour la protection de la conception • Identifiant ADN de périphérique unique pour authentification de conception • Cryptage bitstream AES dans les appareils XA6SLX75, XA6SLX75T et XA6SLX100 • Bloc Endpoint intégré pour les conceptions PCI Express (LXT) • Technologie PCI® à faible coût support compatible avec les spécifications 33 MHz, 32 et 64 bits.• Traitement intégré plus rapide grâce au processeur logiciel 32 bits MicroBlaze™ amélioré et à faible coût • IP et conceptions de référence à la pointe de l'industrie • Solide écosystème tiers spécifique à l'automobile avec IP, cartes de développement et services de conception


  • Précédent:
  • Prochain:

  • Laissez votre message

    Produits connexes

    Laissez votre message