propriétés du produit:
TAPER | DÉCRIS |
Catégorie | Circuit intégré (CI) Embarqué - Microcontrôleurs |
fabricant | NXP USA Inc. |
série | MPC56xx Qorivva |
Forfait | plateau |
État du produit | en stock |
processeur central | e200z0h |
Spécification du noyau | Cœur unique 32 bits |
la rapidité | 64MHz |
Connectivité | CANbus,I²C,LIN,SCI,SPI |
Périphériques | DMA, POR, PWM, WDT |
Nombre d'E/S | 79 |
Capacité de stockage du programme | 512Ko(512K x 8) |
Type de mémoire programme | éclat |
Capacité EEPROM | 64K x 8 |
Taille de la RAM | 32K x 8 |
Tension - Alimentation (Vcc/Vdd) | 3V ~ 5.5V |
convertisseur de données | A/N 28x10b |
Type d'oscillateur | interne |
Température de fonctionnement | -40°C ~ 85°C (TA) |
type d'installation | Type de montage en surface |
Paquet/Enceinte | 100-LQFP |
Emballage de l'appareil du fournisseur | 100-LQFP (14x14) |
Numéro de produit de base | SPC5604 |
Classification environnementale et d'exportation :
LES ATTRIBUTS | DÉCRIS |
Statut RoHS | Conforme à la spécification ROHS3 |
Niveau de sensibilité à l'humidité (MSL) | 3 (168 heures) |
Statut REACH | Produits non REACH |
ÉCHAPPER | 3A991A2 |
HTSUS | 8542.31.0001 |
Traits:
• Problème unique, complexe de cœur de processeur 32 bits (e200z0)
– Conforme à la Power Architecture® embarquée
Catégorie
– Comprend une amélioration du jeu d'instructions permettant
codage à longueur variable (VLE) pour l'empreinte de la taille du code
réduction.Avec l'encodage optionnel de 16 bits mixtes
et des instructions 32 bits, il est possible d'obtenir
réduction significative de l'empreinte de la taille du code.
• Jusqu'à 512 Ko de flash de code sur puce pris en charge avec le flash
contrôleur et ECC
• Mémoire flash de données sur puce de 64 (4 × 16) Ko avec ECC
• Jusqu'à 48 Ko de SRAM sur puce avec ECC
• Unité de protection de la mémoire (MPU) avec 8 descripteurs de région
et granularité de région de 32 octets
• Contrôleur d'interruption (INTC) avec 148 vecteurs d'interruption,
dont 16 sources d'interruption externes et 18 externes
sources d'interruption/réveil
• Boucle à verrouillage de phase modulée en fréquence (FMPLL)
• Architecture de commutateur crossbar pour un accès simultané à
périphériques, mémoire flash ou RAM à partir de plusieurs bus
maîtrise
• Le module d'assistance au démarrage (BAM) prend en charge le flash interne
programmation via une liaison série (CAN ou SCI)
• La minuterie prend en charge les canaux d'entrée/sortie fournissant une gamme de
Capture d'entrée 16 bits, comparaison de sortie et largeur d'impulsion
fonctions de modulation (eMIOS-lite)
• Convertisseur analogique-numérique (CAN) 10 bits
• 3 modules d'interface périphérique série (DSPI)
• Jusqu'à 4 interfaces de communication série (LINFlex)
Modules
• Jusqu'à 6 modules CAN complets améliorés (FlexCAN) avec
tampons configurables
• 1 module d'interface de communication inter IC (I2C)
• Jusqu'à 123 broches à usage général configurables prenant en charge
opérations d'entrée et de sortie (en fonction du package)
• Compteur en temps réel (RTC) avec source d'horloge à partir de 128 kHz
ou oscillateur RC interne 16 MHz prenant en charge
réveil avec une résolution de 1 ms avec un délai maximum de 2
secondes
• Jusqu'à 6 temporisateurs d'interruption périodique (PIT) avec compteur 32 bits
résolution
• 1 temporisateur de module système (STM)
• Interface de développement Nexus (NDI) selon IEEE-ISTO
Norme 5001-2003 Classe Deux Plus
• Test d'analyse des limites de l'appareil/de la carte pris en charge avec
Joint Test Action Group (JTAG) de l'IEEE (IEEE 1149.1)
• Régulateur de tension sur puce (VREG) pour la régulation de
alimentation d'entrée pour tous les niveaux internes.